IP NAME | IP Description | Vendor Name | Datasheet download | |
1 | Northwest Logic 内存控制器 | Rambus 旗下公司 Northwest Logic 经过硅验证的高性能内存控制器核心针对 SoC、ASIC 和 FPGA 应用进行了优化。Northwest Logic 市场领先的解决方案适用于内存接口地址 AI、汽车、数据中心、网络边缘和移动应用。 |
Rambus | |
2 | SerDes PHY | 我们的 SerDes PHY 系列优化了功耗和面积,为当今最具挑战性的系统应用实现最佳性能和灵活性。 |
Rambus | |
3 | SerDes PHY | 我们的 SerDes PHY 系列优化了功耗和面积,为当今最具挑战性的系统应用实现最佳性能和灵活性。 |
Rambus | |
4 | PCIe 4.0 SerDes PHY | Rambus PCI Express (PCIe) 4.0 SerDes PHY 旨在高性能计算的困难系统环境中最大限度地提高接口速度。这是一款针对面积进行过优化、经过硅验证的低功耗 IP,采用面向系统的方法设计,为我们的客户提供最大的灵活性和轻松的集成。PCIe 4 SerDes PHY 支持 PCIe 4.0、3.0 和 2.0,并支持全面投产。 |
Rambus | |
5 | LabStation 验证平台 |
LabStation 平台工作原理随着各新工艺节点的出现、性能的提升和新 IP 块的增加,高级 SoC 的设计也随之变得更加复杂。设计人员在验证和确认芯片功能方面正面临越来越多的挑战。 LabStation 验证平台是一款全面的工具套件,用于快速启动、验证和符合标准的测试复杂的低功耗、高性能内存和串行链路 IP。该平台旨在便于使用,提高生产效率,同时提高测试结果的准确性,增强对系统性能的信心。 |
Rambus | |
6 | DDR3 PHY | 随着设计时间的缩短和对成本敏感度的提高,消费类电子产品需要能够提高灵活性并缩短上市时间的低风险解决方案。我们经过硅验证的 DDR3 PHY 旨在简化集成并针对消费类应用进行了优化,支持低成本封装和电路板设计选项,提升了性能和裕度。 |
Rambus | |
7 | DDR4 多模态 PHY | 我们的 DDR4 多模态内存 PHY 专为服务器、网络、计算和消费类应用设计,针对性能和功率效率进行了优化,同时保持与行业标准 DDR4、DDR3、LPDDR3 和 LPDDR2 接口完全兼容。这种广泛的兼容性,加上支持各种数据速率,为我们的客户提供了卓越的设计灵活性和集成便捷性。 |
Rambus | |
8 | DDR4 PHY | DDR4 内存 PHY 旨在满足网络和数据中心应用对内存密集型工作负载的需求,可提供最高性能和功率效率,同时保持与行业标准 DDR4 和 DDR3 的完全兼容性。 |
Rambus | |
9 | HBM2E PHY | HBM2E PHY 专为AI/ML、HPC的性能和低延迟而设计,数据中心和图形应用程序。 |
Rambus | |
10 | GDDR6 控制器 | Northwest Logic GDDR6 控制器核心设计用于需要高内存吞吐量的应用,包括图像处理、高级驱动器辅助系统 (ADAS)、数据中心和人工智能 (AI)。Rambus GDDR6 PHY 包含完整的 GDDR6 内存接口子系统。 |
Rambus | |
11 | Power IP |
|
NANENG MICRO | |
12 | USB2.0 物理层 IP |
|
NANENG MICRO | |
13 | Linear Regulator IP |
Auxiliary IP
Analog IO Cell with High ESD endurance |
NANENG MICRO | |
14 | 0.6G – 12.5G 通用SERDES IP核 |
|
NANENG MICRO | |
15 | JESD204B 物理层收发IP核 |
|
NANENG MICRO | |
首页 前页 后页 尾页 ,到页,共74页、1101条 |