您的当前位置:首页 >> IP核库存
其他条件:
  IP NAME IP Description Vendor Name Datasheet download
1 Northwest Logic 内存控制器

 Rambus 旗下公司 Northwest Logic 经过硅验证的高性能内存控制器核心针对 SoC、ASIC 和 FPGA 应用进行了优化。Northwest Logic 市场领先的解决方案适用于内存接口地址 AI、汽车、数据中心、网络边缘和移动应用。

Rambus
2 SerDes PHY

 我们的 SerDes PHY 系列优化了功耗和面积,为当今最具挑战性的系统应用实现最佳性能和灵活性。

Rambus
3 SerDes PHY

 我们的 SerDes PHY 系列优化了功耗和面积,为当今最具挑战性的系统应用实现最佳性能和灵活性。

Rambus
4 PCIe 4.0 SerDes PHY

 Rambus PCI Express (PCIe) 4.0 SerDes PHY 旨在高性能计算的困难系统环境中最大限度地提高接口速度。这是一款针对面积进行过优化、经过硅验证的低功耗 IP,采用面向系统的方法设计,为我们的客户提供最大的灵活性和轻松的集成。PCIe 4 SerDes PHY 支持 PCIe 4.0、3.0 和 2.0,并支持全面投产。

Rambus
5 LabStation 验证平台

 

LabStation 平台工作原理

随着各新工艺节点的出现、性能的提升和新 IP 块的增加,高级 SoC 的设计也随之变得更加复杂。设计人员在验证和确认芯片功能方面正面临越来越多的挑战。

LabStation 验证平台是一款全面的工具套件,用于快速启动、验证和符合标准的测试复杂的低功耗、高性能内存和串行链路 IP。该平台旨在便于使用,提高生产效率,同时提高测试结果的准确性,增强对系统性能的信心。

Rambus
6 DDR3 PHY

 随着设计时间的缩短和对成本敏感度的提高,消费类电子产品需要能够提高灵活性并缩短上市时间的低风险解决方案。我们经过硅验证的 DDR3 PHY 旨在简化集成并针对消费类应用进行了优化,支持低成本封装和电路板设计选项,提升了性能和裕度。

Rambus
7 DDR4 多模态 PHY

 我们的 DDR4 多模态内存 PHY 专为服务器、网络、计算和消费类应用设计,针对性能和功率效率进行了优化,同时保持与行业标准 DDR4、DDR3、LPDDR3 和 LPDDR2 接口完全兼容。这种广泛的兼容性,加上支持各种数据速率,为我们的客户提供了卓越的设计灵活性和集成便捷性。

Rambus
8 DDR4 PHY

 DDR4 内存 PHY 旨在满足网络和数据中心应用对内存密集型工作负载的需求,可提供最高性能和功率效率,同时保持与行业标准 DDR4 和 DDR3 的完全兼容性。

Rambus
9 HBM2E PHY

 HBM2E PHY 专为AI/ML、HPC的性能和低延迟而设计,数据中心和图形应用程序。

Rambus
10 GDDR6 控制器

 Northwest Logic GDDR6 控制器核心设计用于需要高内存吞吐量的应用,包括图像处理、高级驱动器辅助系统 (ADAS)、数据中心和人工智能 (AI)。Rambus GDDR6 PHY 包含完整的 GDDR6 内存接口子系统。

Rambus
11 Power IP

 

  • 3.3V – 1.2V LDO
  • 5V – 3.3V LDO
  • 3.3V – 1.8V cap-less LDO
  • 5V-3.3V/1.2V DC-DC
NANENG MICRO
12 USB2.0 物理层 IP

 

  • 支持USB 高速及全速模式
  • 兼容USB2.0 andUSB1.1 协议规范
  • 兼容UTMI 接口标准
  • 内建时钟与数据恢复电路
  • 可支持无晶振设计
  • 内建位插入及数据编码模块
  • 内建位删除及数据解码模块
  • SYNC与EOP 包发送与检测机制
  • 并行数据总线位宽可选择8bit/16bit
  • 内置终端阻抗电路
  • 无需外接元器件
  • 内建自测机制
  • 支持USB低功耗及唤醒模式
  • 低功耗应用
NANENG MICRO
13 Linear Regulator IP

 

  • 3.3V – 1.2V LDO
  • 5V – 3.3V LDO
  • 3.3V – 1.8V cap-less LDO

Auxiliary IP

  • RC Oscillators
  • PLL

Analog IO Cell with High ESD endurance

NANENG MICRO
14 0.6G – 12.5G 通用SERDES IP核

 

  • 数据率范围 0.6Gbps to 12.5Gbps
  • 支持全速,半速,1/4速及1/8速模式
  • 最高可支持12通道收发器
  • 内置小数分频锁相环,宽频带输出范围
  • 并行数据位宽32bit/40bit 可选
  • 每通道可独立关断控制模式
  • 输出幅度可宽范围调节
  • 3-tap 前置均衡器
  • 接收端内置自适应线性均衡器及反馈均衡器
  • 内建自测单元,多种测试模式
  • 内建终端阻抗电路
  • 支持对端检测功能
  • 支持LFPS及OOB收发功能
  • 支持5000ppm 扩频接收与发送
  • 宽范围参考时钟,可支持单端或差分时钟
  • 无需任何外接元器件
  • 支持眼图监控
  • 可支持flip -chip 封装
  • ESD等级:HBM/MM >2000V/200V
NANENG MICRO
15 JESD204B 物理层收发IP核

 

  • 数据率1.25Gbps – 11.2Gbps 连续可调节
  • 支持2通道 4通道及8通道应用
  • 支持最高6000ppm 输入数据频偏
  • 支持JESD204B确定性延迟
  • 支持内部/外部SYNC_N 及SYSREF
  • 并行数据总线32bit/40bit 可选
  • 各通道可分别关断进入低功耗模式
  • 可调节输出预加重/去加重
  • 可调节输出差分摆幅
  • 输出预加重/去加重可选择为3 taps或2 taps
  • 接收端自适应线性连续均衡器(CTLE) 及反馈均衡器
  • 内建环回及自测机制
  • 内置终端阻抗电路
  • 宽范围参考时钟输入
  • 无需外接阻容元器件
  • 可支持flip chip 及 wire bonding 封装
NANENG MICRO
首页 前页 后页 尾页 ,到页,共74页、1101条